太阳城集团

  • / 14
  • 下载费用:30 金币  

一种谐波抑制方法及电路.pdf

摘要
申请专利号:

太阳城集团CN201210007021.7

申请日:

2012.01.11

公开号:

CN102570983B

公开日:

2015.01.21

当前法律状态:

授权

有效性:

有权

法律详情: 专利权的转移IPC(主分类):H03D 7/16登记生效日:20170613变更事项:专利权人变更前权利人:广东高航知识产权运营有限公司变更后权利人:湖南千盟工业智能系统股份有限公司变更事项:地址变更前权利人:510640 广东省广州市天河区五山路中公教育大厦371-1号2401单元变更后权利人:414000 湖南省岳阳市经济开发区康王工业园奇康路28号|||专利权的转移IPC(主分类):H03D 7/16登记生效日:20170517变更事项:专利权人变更前权利人:华为技术有限公司变更后权利人:广东高航知识产权运营有限公司变更事项:地址变更前权利人:518129 广东省深圳市龙岗区坂田华为总部办公楼变更后权利人:510640 广东省广州市天河区五山路中公教育大厦371-1号2401单元|||授权|||实质审查的生效IPC(主分类):H03D 7/16申请日:20120111|||公开
IPC分类号: H03D7/16 主分类号: H03D7/16
申请人: 华为技术有限公司
发明人: 郭彩丽; 申朝阳; 曾志明; 冯淑兰
地址: 518129 广东省深圳市龙岗区坂田华为总部办公楼
优先权:
专利代理机构: 深圳市深佳知识产权代理事务所(普通合伙) 44285 代理人: 唐华明
PDF完整版下载: PDF下载
法律状态
申请(专利)号:

太阳城集团CN201210007021.7

授权太阳城集团号:

||||||102570983B||||||

法律状态太阳城集团日:

2017.06.30|||2017.06.06|||2015.01.21|||2012.09.12|||2012.07.11

法律状态类型:

专利申请权、专利权的转移|||专利申请权、专利权的转移|||授权|||实质审查的生效|||公开

摘要

本发明实施例公开了一种谐波抑制方法及电路,用于解决下变频中不同阶次谐波的干扰问题。本发明实施例通过将同一射频信号分别输入谐波抑制电路的第一工作链路和至少一路第二工作链路,输入所述第一工作链路的射频信号经过所述第一移相器调整相移,再与输入所述第一下变频器的本振信号进行下变频,输入所述第二工作链路的射频信号经过所述第二移相器调整相移,再与输入所述第二下变频器的本振信号进行下变频,最后由所述谐波抑制电路的加法器将所有工作链路的射频信号进行叠加,从而有效抑制不同阶次谐波。

权利要求书

1.一种谐波抑制方法,其特征在于,包括:
将射频信号分别输入谐波抑制电路的第一工作链路和至少一路第二工作
链路,所述第一工作链路包括第一移相器和第一下变频器,所述第二工作链
路包括第二移相器、第二下变频器和开关;
输入所述第一工作链路的射频信号经过所述第一移相器调整相移,输入
所述第二工作链路的射频信号经过所述第二移相器调整相移;
经过所述第一移相器调整相移后的射频信号经过所述第一下变频器与输
入所述第一下变频器的本振信号进行下变频得到第一下变频后的射频信号,
经过所述第二移相器调整相移后的射频信号经过所述第二下变频器与输入所
述第二下变频器的本振信号进行下变频得到第二下变频后的射频信号;
将第一下变频后的射频信号和第二下变频后的射频信号均输入所述谐波
抑制电路的加法器进行叠加。
2.根据权利要求1所述的谐波抑制方法,其特征在于,相邻两路工作链
路的移相器的相移差为180°/m,以及输入相邻两路工作链路的下变频器的
本振信号的相移差为180°/m。
3.根据权利要求2所述的谐波抑制方法,其特征在于,所述m的取值由
需要检测的射频信号的频率范围确定,或者
所述m为所述第一工作链路和所述第二工作链路的工作链路总数。
4.一种谐波抑制电路,其特征在于,包括加法器(210)、第一工作链路
(220)和至少一路第二工作链路(230);
所述第一工作链路(220)包括第一移相器(221)和第一下变频器(222),
所述第一移相器(221)的输入端与射频信号的输入源相连接,所述第一移相
器(221)的输出端与所述第一下变频器(222)的第一输入端相连接,所述
第一下变频器(222)的第二输入端与本振信号的输入源相连接,所述第一下
变频器(222)的输出端与所述加法器(210)的第一输入端相连接;
所述第二工作链路(230)包括第二移相器(231)、第二下变频器(232)
和开关(233),所述第二移相器(231)的输入端与所述射频信号的输入源相
连接,所述第二移相器(231)的输出端与所述第二下变频器(232)的第一
输入端相连接,所述第二下变频器(232)的第二输入端与本振信号的输入源
相连接,所述第二下变频器(232)的输出端与所述开关(233)的一端相连
接,所述开关(233)的另一端与所述加法器(210)的第二输入端相连接。
5.根据权利要求4所述的谐波抑制电路,其特征在于,相邻两路工作链
路的移相器的相移差为180°/m,和输入相邻两路工作链路的下变频器的本
振信号的相移差为180°/m。
6.根据权利要求5所述的谐波抑制电路,其特征在于,所述m的取值由
需要检测的射频信号的频率范围确定,或者
所述m为第一工作链路(220)和第二工作链路(230)的工作链路总数。
7.根据权利要求4~6任一项所述的谐波抑制电路,其特征在于,所述本
振信号的输入源为本振信号生成器。
8.根据权利要求7所述的谐波抑制电路,其特征在于,所述本振信号生
成器包括时钟、第一本振信号生成单元和至少一个第二本振信号生成单元;
所述第一本振信号生成单元包括第一D触发器、第二D触发器和第一开
关,所述第一D触发器的触发信号管脚与所述第一工作链路的第一下变频器
的第二输入端相连接,所述第一D触发器的同相位输出管脚与所述第二D触
发器的触发信号管脚相连接,所述第二D触发信号管脚与所述第二工作链路
的第二下变频器的第二输入端相连接,所述第二D触发器的同相位输出管脚
与所述第一开关的一端相连接,所述第一开关的另一端连接到所述第一D触
发器的触发信号管脚上;
所述第二本振信号生成单元包括开关、首D触发器和尾D触发器,所述
首D触发器的触发信号管脚与所述第一本振信号生成单元的第二D触发器的
同相位输出管脚相连接,所述首D触发器的同相位输出管脚与尾触发器的触
发信号管脚相连接,所述尾D触发器的同相位输出管脚与所述开关的一端相
连接,所述开关的另一端与所述第一本振信号生成单元的第一D触发器的触
发信号管脚相连接;
所述第一D触发器、所述第二D触发器、所述首D触发器和所述尾D触
发器的时钟信号管脚均与所述时钟相连接。
9.根据权利要求8所述的谐波抑制电路,其特征在于,所述第一本振信
号生成单元的D触发器和所述第二本振信号生成单元的D触发器的总数为2m
个,所述开关的数量为m个,所述m为正整数。
10.根据权利8所述的谐波抑制电路,其特征在于,以第i本振信号生成
单元的第一D触发器为第i个D触发器,所述第i个D触发器的触发信号管
脚与第i路工作链路的下变频器的第二输入端相连接。

说明书

一种谐波抑制方法及电路

技术领域

本发明涉及通信技术领域,具体涉及一种谐波抑制方法及电路。

背景技术

变频技术的下变频中,下变频器将接收到的射频信号与本振产生的信号
混频,利用本振信号周期性地控制其内部电路导通和断开,使输入射频信号
经过下变频器后,在输出端得到间断的射频输入信号。若射频输入信号为URF
(t)=VRF cos(WRFt),其中,VRF表示射频信号幅度,WRF表示射频信号频率。
随着下变频器开关信号的正负切换,在输出端得到输入信号的导通和断开,
输出信号等价为射频输入信号与方波的开关信号的乘积,如式(1):

(1):Uout(t)=URF(t)sgn(t)

其中,sgn(t)表示开关信号,对开关信号进行傅里叶展开得式(2):

(2):sgn(t)=(4/π)【sin(WLOt)+1/3sin(3WLOt)+1/5sin(5WLOt+------】

其中,WLO表示本振频率,式(2)代入式(1)可得输出信号为,如式
(3):

(3):Uout(t)=VRFcos(WRFt)(4/π)【sin(WLOt)+1/3sin(3WLOt)+1/5sin(5
WLOt+------】

式(3)中射频输入信号与本振信号的乘积为所需信号,表示为式(4):

(4):U(t)=(4/π)VRFcos(WRFt)sin(WLOt)

从以上分析可知,当URF(t)为宽频带信号时,URF(t)中会包含较高频
率的干扰信号,开关信号中的奇次谐波分量就会产生下变频干扰信号。而从
式(2)中可知本振信号的三阶谐波和五阶谐波的幅度分别是基波的-4.77dB
和-6.99dB,七阶和九阶谐波的幅度分别是-8.45dB和-9.54dB,如果对应较高
频率的频段上有干扰信号,则对有用信号产生干扰。

目前,本振谐波抑制的研究主要是从下变频器的结构层面着手,涉及了
一种谐波抑制结构混频器(HRM,Harmonic Rejection Mixers)。在HRM中,
有采用跨导线性技术的谐波抑制结构和添加补偿电路的谐波抑制混频结构
等。其基本结构就是由三条子混频链路构成,每条链路由放大器和混频器组
成。输入的射频信号经过放大器放大不同系数到达混频器,三条子混频链路
的放大系数比例为每个混频器使用相位差为45°的本振相位进行
混频,如相位分别为0°、45°和90°,最后再将各个子混频器的输出信号
进行叠加。

这种HRM可以抑制三阶谐波和五阶谐波,但是不能有效抑制七阶谐波和
九阶谐波,而从对式(2)的分析来看,七阶谐波和九阶谐波带来的干扰是不
能被忽略的,从而限制了RHM的使用性能。

发明内容

针对上述缺陷,本发明实施例提供了一种谐波抑制方法及电路,用以解
决射频信号在下变频过程中受到谐波干扰的问题,且可灵活地根据需要抑制
不同阶次谐波。

一种谐波抑制方法,包括:

将射频信号分别输入谐波抑制电路的第一工作链路和至少一路第二工作
链路,所述第一工作链路包括第一移相器和第一下变频器,所述第二工作链
路包括第二移相器、第二下变频器和开关;

输入所述第一工作链路的射频信号经过所述第一移相器调整相移,输入
所述第二工作链路的射频信号经过所述第二移相器调整相移;

经过所述第一移相器调整相移后的射频信号经过所述第一下变频器与输
入所述第一下变频器的本振信号进行下变频得到第一下变频后的射频信号,
经过所述第二移相器调整相移后的射频信号经过所述第二下变频器与输入所
述第二下变频器的本振信号进行下变频得到第二下变频后的射频信号;

将第一下变频后的射频信号和第二下变频后的射频信号均输入所述谐波
抑制电路的加法器进行叠加。

一种谐波抑制电路,包括加法器210、第一工作链路220和至少一路第二
工作链路230;

所述第一工作链路220包括第一移相器221和第一下变频器222,所述第
一移相器221的输入端与射频信号的输入源相连接,所述第一移相器221的
输出端与所述第一下变频器222的第一输入端相连接,所述第一下变频器222
的第二输入端与本振信号的输入源相连接,所述第一下变频器222的输出端
与所述加法器210的第一输入端相连接;

所述第二工作链路230包括第二移相器231、第二下变频器232和开关
233,所述第二移相器231的输入端与所述射频信号的输入源相连接,所述第
二移相器231的输出端与所述第二下变频器232的第一输入端相连接,所述
第二下变频器232的第二输入端与本振信号的输入源相连接,所述第二下变
频器232的输出端与所述开关233的一端相连接,所述开关233的另一端与
所述加法器210的第二输入端相连接。

从以上技术方案可以看出,本发明实施例具有以下优点:

本发明中的谐波抑制电路包括加法器、一路第一工作链路和至少一路第
二工作链路,第一工作链路包括第一移相器和第一下变频器,射频信号输入
第一工作链路经过所述第一移相器调整射频信号相移,经过所述第一下变频
器与输入所述第一下变频器的本振信号进行下变频,再将下变频后的本振信
号输入所述加法器;同时,第二工作链路包括第二移相器、第二下变频器和
开关,射频信号输入所述第二工作链路经过所述第二移相器调整射频信号的
相移,后经过所述第二下变频器与输入所述第二下变频器的本振信号进行下
变频,下变频后的射频信号经过所述开关输入所述加法器,所述加法器接收
第一工作链路和第二工作链路的输入的射频信号,然后进行射频信号叠加从
而达到抑制谐波目的,且第二工作链路数由用户灵活选定,从而可以抑制不
同阶次谐波。

附图说明

为了更清楚地说明本发明实施例的技术方案,下面将对本发明实施例中
所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本
发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的
前提下,还可以根据这些附图获得其他的附图。

图1为本发明实施例提供的一种谐波抑制方法的基本流程图;

图2为本发明实施例提供的一种谐波抑制电路的基本结构图;

图3为本发明实施例提供的一种谐波抑制电路的工作结构图;

图4为本发明实施例提供的一种本振信号生成器的基本结构图;

图5为本发明实施例提供的一种本振信号生成器的工作结构图。

具体实施方式

下面将结合本发明实施例的附图,对本发明实施例中的技术方案进行清
楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不
是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出
创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。

本发明实施例提供了一种谐波抑制方法,通过将同一射频信号分别输入
谐波抑制电路的第一工作链路和第二工作链路,在第一工作链路中由第一移
相器调整射频信号相移,后与输入第一工作链路的第一下变频器的本振信号
进行下变频,输入第二工作链路的射频信号经过第二移相器调整相移,后与
输入第二工作链路的本振信号进行下变频,谐波抑制电路的加法器接收第一
工作链路和第二工作链路输入的射频信号,并进行射频信号的叠加,从而灵
活抑制不同阶次谐波,另外,本发明实施例还提供一种谐波抑制电路及相关
设备,请参阅图1~图5,下面将对本发明实施例进行详细说明:

实施例一

请参阅图1,图1为本发明实施例提供的一种谐波抑制方法的基本流程图。
下面将从谐波抑制电路的角度出发,详细描述本发明实施例,如图1所示,
该方法包括步骤:

110、将射频信号分别输入谐波抑制电路的第一工作链路和至少一路第二
工作链路;

射频信号在下变频时会受到谐波的干扰,选择通过谐波抑制电路抑制谐
波。在该谐波抑制电路中,包括加法器、第一工作链路和至少一路第二工作
链路,第一工作链路为基本工作链路,且第一工作链路包括第一移相器和第
一下变频器,第二工作链路包括第二移相器和第二下变频器,还包括一个开
关。根据需要抑制的不同阶次谐波,将射频信号分别输入第一工作链路和第
二工作链路,其中,第二工作链路的工作链路数由用户根据当前工作频率确
定。

120、输入所述第一工作链路的射频信号经过所述第一移相器调整相移,
输入所述第二工作链路的射频信号经过所述第二移相器调整相移;

通过每一工作链路的移相器调整射频信号相移,其中,移相器的相移可
以通过电路电压简单控制,并且使得每一路工作链路的移相器的相移不同,
用户接收的射频信号分路输入第一工作链路和第二工作链路后,经过每一路
的移相器后分别得到不同相移的射频信号。

130、经过所述第一移相器调整相移后的射频信号经过所述第一下变频器
与输入所述第一下变频器的本振信号进行下变频得到第一下变频后的射频信
号,经过所述第二移相器调整相移后的射频信号经过所述第二下变频器与输
入所述第二下变频器的本振信号进行下变频得到第二下变频后的射频信号;

每一路工作链路的射频信号由移相器调整相移后,再输入下变频器与下
变频器的本振信号进行下变频。

140、将第一下变频后的射频信号和第二下变频后的射频信号均输入所述
谐波抑制电路的加法器进行叠加。

加法器接收每一路工作链路输入的下变频分量不同的射频信号,并进行
射频信号叠加,从而达到抑制谐波的目的。

本发明实施例中,通过将射频信号输入第一工作链路和至少一路第二工
作链路,经过第一工作链路的第一移相器调整相移后与输入第一下变频器的
本振信号进行下变频,同一射频信号输入第二工作链路的第二移相器调整相
移后与输入第二下变频器的本振信号进行下变频,经过下变频后的射频信号
均输入加法器进行射频信号的叠加,从而抑制不同阶次谐波。

其中,第一工作链路作为基本工作链路,工作时表示不需要抑制谐波,
所以经过第一工作链路的射频信号不作移相,第一移相器的相移为0°,输入
第一下变频器的本振信号的相移也为0°。

作为优选方式,第二工作链路中,第i路第二工作链路的第二移相器的相
移为i*180°/m,同时,第二下变频器的本振信号的相移也为i*180°/m,m
为第一工作链路和第二工作链路的工作链路总数,同时,m由需要检测的射
频信号的频率范围确定。从i*180°/m可以看出,包括第一工作链路在内的
任意相邻的两路工作链路的移相器的相移差均为180°/m,且输入任意相邻
两路的下变频器的本振信号的相移差均为180°/m。

实施例二

如图2所示,本发明实施例还提供一种谐波抑制电路,该电路包括加法
器210,第一工作链路220和至少一路第二工作链路230;

所述第一工作链路220包括第一移相器221和第一下变频器222,所述第
一移相器221的输入端与射频信号的输入源相连接,所述第一移相器221的
输出端与所述第一下变频器222的第一输入端相连接,所述第一下变频器222
的第二输入端与本振信号的输入源相连接,所述第一下变频器222的输出端
与所述加法器210的第一输入端相连接;

所述第二工作链路230包括第二移相器231、第二下变频器232和开关
233,所述第二移相器231的输入端与所述射频信号的输入源相连接,所述第
二移相器231的输出端与所述第二下变频器232的第一输入端相连接,所述
第二下变频器232的第二输入端与本振信号的输入源相连接,所述第二下变
频器232的输出端与所述开关233的一端相连接,所述开关233的另一端与
所述加法器210的第二输入端相连接。

用户可以根据需要检测的射频信号的频率范围确定需要设定的工作链路
总数,即本发明实施例中第一工作链路和第二工作链路的工作链路总数,假
如用户接收的射频信号的宽带为B,其频率上限为fu下限为fi,计算出在下变
频中可能受到的最大奇数次谐波干扰的阶次mr,确定需要的最大可能的工作
链路总数。最大奇数次谐波干扰的阶次mr为下限频率fi时受到的最大奇数次
谐波干扰对应的阶次,为不大于fu/fi的最大奇数,可能的工作链路总数m为
m=(mr+1)/2。其中,第一工作链路220作为基本工作链路,剩余m-1路第二
工作链路230。

作为优选方式,第一工作链路作为基本工作链路,第一移相器221的相
移和输入第一下变频器的本振信号的相移均为0°。在第二工作链路中,第i
路的第二移相器的相移为i*180°/m,同时,输入第i路的第二下变频器的本
振信号的相移为i*180°/m,相邻两路第二工作链路的第二移相器的相移差
为180°/m,输入相邻两路第二工作链路的第二下变频器的本振信号的相移
差为180°/m,第一工作链路的第一移相器与第一路第二工作链路的第二移
相器的相移差为180°/m,输入第一工作链路的第一下变频器的本振信号与
输入第一路第二工作链路的第二下变频器的本振信号的相移差为180°/m。

根据当前工作效率,可以确定当次需要抑制的最大阶次的谐波,从而确
定需要连通的第二工作链路的工作链路数。如果当前工作频率fo(fi<fc<fu),设
定用户当前所需要的最大抑制奇次谐波的阶次j为不大于fo/fi的最大奇数,则
工作链路总数为n,n=(i+1)/2且n≤m,包括需要连通的(n-1)路第二工作链路
和一路第一工作链路。其中,第一工作链路的第一移相器的相移为0°,第一
下变频器的本振信号的相移为0°。n-1路第二工作链路中的第i路第二工作
链路的第二移相器的相移为i*180°/n,而由本振信号生成器输入第i路第二
工作链路的第二下变频器的本振信号的相移为i*180°/n,n路工作链路中的
任意相邻的两路工作链路的移相器的相移差为180°/n,任意相邻两路工作链
路的下变频器的相移差为180°/n。

在下变频过程中,有相移的本振信号其基波和高阶奇次谐波分量的相移
不同,基波分量的相移等同于本振信号的相移,而高阶奇次谐波分量的相移
为本振信号相移的倍数,其倍数为谐波的阶次数。这就可以使得每条工作链
路的输出结果中,本振信号基波和高阶奇次谐波的下变频分量相位各不相同
而幅度相同。其中,第一工作链路输出的射频信号的下变频分量的相移均为
0°,第i路第二工作链路中输出的第j阶谐波下变频分量为:


其中,wb为下变频分量的频率,而n路工作链路中输出的第j阶谐波下
变频分量的和为零,即:


使得每路下变频分量经过加法器的叠加,即可实现三阶、五阶、七阶等
不同阶次的谐波,满足灵活调节链路实现谐波抑制的目的。

实施例三

如图3所示,下面将从实际应用场景出发,以谐波抑制电路总工作链路
为n=4举例说明,可以抑制最大阶次为七阶的谐波,其中,该谐波抑制电路
包括一加法器、一路第一工作链路,和三路第二工作链路,其工作原理如下:

第一工作链路包括一移相器和一下变频器,第二工作链路包括一移相器、
一下变频器和一开关,第二工作链路通过开关连接到加法器上,同时,通过
控制第二工作链路中的开关断开或闭合来抑制不同阶次谐波,包括:

A1、当不需要抑制谐波时,开关SW1、SW2、SW3均断开,只有第一工
作链路工作;

A2、当抑制三阶谐波时,开关SW2、SW3断开,SW1闭合,第一工作
链路工作及第一路第二工作链路工作;

A3、当抑制三阶和五阶谐波时,开关SW1、SW2闭合,SW3断开,第
一工作链路及第一、二路第二工作链路工作;

A4、当抑制三阶、五阶和七阶时,开关SW1、SW2、SW3均闭合,所有
工作链路均工作。

其中,工作链路的移相器的相移分别为0°、45°、90°和135°,外部
本振信号生成器输入下变频器的本振信号的相移为0°、45°、90°和135°。

在上述A4中,可以同时抑制三阶谐波、五阶谐波和七阶谐波,此时,三
阶谐波下变频分量的相移为:0°、-90°、-180°和-270°;五阶谐波下变
频分量的相移为:0°、-180°、0°和-180°;七阶谐波下变频分量的相移
为:0°、-270°、-180°和-90°。四路工作链路的经过下变频后的射频信号,
经过加法器叠加,即可实现抑制三阶谐波、五阶谐波和七阶谐波的目的。

实施例四

如图4所示,本发明实施例还提供了一种本振信号生成器,用于向本发
明实施例中的谐波抑制电路提供本振信号,该本振信号生成器包括时钟410、
第一本振信号生成单元和至少一个第二本振信号生成单元;

所述第一本振信号生成单元包括第一D触发器421、第二D触发器422
和第一开关423,所述第一D触发器421的触发信号管脚为本振信号的第一
输出端,所述第一D触发器421的同相位输出管脚与所述第二D触发器422
的触发信号相连接,所述第二D触发器422的触发信号管脚为本振信号的第
二输出端,所述第二D触发器422的同相位管脚与所述第一开关423的一端
相连接,所述第一开关423的另一端与所述第一D触发器421的触发信号管
脚相连接;

所述第二本振信号生产单元包括首D触发器431、尾触发器432和开关
433,所述首D触发器431的触发信号管脚与所述第一本振信号生成单元的第
二触发器422的同相位输出管脚相连接,所述首D触发器431的同相位输出
管脚与所述尾D触发器432的触发信号管脚相连接,所述尾D触发器432的
同相位输出管脚与所述开关433的一端相连接,所述开关433的另一个端与
所述第一本振信号生成单元的第一D触发器421的触发信号管脚相连接;

所述第一D触发器421、所述第二D触发器422、所述首D触发器431
和所述尾D触发器432的时钟信号管脚均与所述时钟410相连接。

其中,第一本振信号生成单元的D触发器和第二本振信号生成单元的D
触发器的总数量可以为2m,而开关数量m,loi为谐波抑制电路的第i路工作
链路的下变频器的本振信号输入源,即以第一本振信号生成单元的第一D触
发器为第1个触发器时,第i个D触发器的本振信号输入第i路工作链路的下
变频器。在该2m个D触发器中,前m个初始值置1,后m个初始值置0,
前m个D触发器中loi的本振信号为(i-1)180°/m,时钟的频率为本振信
号频率的2倍。

实施例五

如图5所示,下面将从实际应用场景出发,当m=4时,本振信号生成器
包括4个D触发器、4个开关和1个时钟,前4个D触发器初始值置1,后4
个D触发器初始值置0,其工作原理说明如下:

B1、当需要生成4中不同相移的本振信号时,则开关S1、S2、S3断开,
S4闭合,前4个D触发器初始值置1、后4个D触发器初始值置0,时钟频
率为本振信号频率的8倍;

B2、当需要生成3种不同相移的本振信号时,则开关S1、S2、S4断开,
S3闭合,前3个D触发器初始值置1,后3个D触发器初始值置0,时钟频
率为本振信号频率的6背;

B3、当需要生成2种不同相移的本振信号时,则开关S1、S3、S4断开,
S2闭合,前2个D触发器初始值置1,后2个D触发器初始值置0,时钟频
率为本振信号频率的4倍;

B4、当需要生成1种相移的本振信号时,则开关S2、S3、S4断开,S1
闭合,前1个D触发器初始值置1,后1个D触发器初始值置0,时钟频率
为本振信号频率的2倍。

前4个D触发器生成的本振信号分别作为实施例三中的谐波抑制电路的
下变频器的输入源,第1个D触发器生成的本振信号的相移为0°,第2个D
触发器生成的本振信号的相移为45°,第3个D触发器生成的本振信号的相
移为90°,第4个D触发器生成的本振信号的相移为135°。

本发明通过将射频信号分别输入一路第一工作链路和至少一路第二工作
链路,由每路工作链路的移相器调整相移,后与输入下变频器的本振信号进
行下变频,每路下变频后的射频信号输入加法器进行叠加,从而抑制谐波,
避免谐波对射频信号的干扰,且根据需要从而选定第二工作链路的工作链路
数,满足抑制不同阶次谐波的要求,该方案简单方便,有效抑制了下变频中
谐波的干扰。

以上对本发明所提供的一种谐波抑制方法及电路进行了详细介绍,对于
本领域的一般技术人员,依据本发明实施例的思想,在具体实施方式及应用
范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限
制。

关 键 词:
一种 谐波 抑制 方法 电路
  专利查询网所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
太阳城集团本文
本文标题:一种谐波抑制方法及电路.pdf
链接地址:http://zh228.com/p-6420426.html
太阳城集团我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服客服 - 联系我们

copyright@ 2017-2018 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备17046363号-1 
 


收起
展开
葡京赌场|welcome document.write ('');