太阳城集团

  • / 17
  • 下载费用:30 金币  

显示面板及其像素阵列.pdf

摘要
申请专利号:

CN201510458519.9

申请日:

2015.07.30

公开号:

太阳城集团CN105068344A

公开日:

2015.11.18

当前法律状态:

授权

有效性:

有权

法律详情: 授权|||实质审查的生效IPC(主分类):G02F 1/1362申请日:20150730|||公开
IPC分类号: G02F1/1362; H01L27/12 主分类号: G02F1/1362
申请人: 友达光电股份有限公司
发明人: 黄玄骅; 林建宏
地址: 中国台湾新竹科学工业园区新竹市力行二路1号
优先权: 104119373 2015.06.16 TW
专利代理机构: 北京律诚同业知识产权代理有限公司11006 代理人: 梁挥; 祁建国
PDF完整版下载: PDF下载
法律状态
申请(专利)号:

CN201510458519.9

授权太阳城集团号:

||||||

法律状态太阳城集团日:

2018.07.10|||2015.12.16|||2015.11.18

法律状态类型:

太阳城集团授权|||实质审查的生效|||公开

摘要

太阳城集团本发明公开了一种像素阵列包括多个像素行,各像素行包括第一栅极线、第二栅极线、多个子像素以及多条数据线。第一栅极线与第二栅极线沿第一方向依序排列。子像素沿第二方向设置于第一栅极线与第二栅极线之间。各数据线包括主干部、分支部以及连接部。数据线的主干部沿第二方向依序排列并与第一栅极线与第二栅极线相交。数据线的分支部与主干部沿第二方向交替排列,且各子像素设置于任两相邻的主干部与分支部之间。各数据线的连接部设置于第一栅极线与第二栅极线之间并与主干部与分支部电性连接,且各连接部沿第二方向贯穿对应的子像素。

权利要求书

1.一种像素阵列,其特征在于,设置于一阵列基板上,该像素阵列包括:
多个像素行,各该像素行包括:
一第一栅极线;
一第二栅极线,该第一栅极线与该第二栅极线沿一第一方向依序排列;
多个子像素,沿一第二方向设置于该第一栅极线与该第二栅极线之间,其
中一部分的这些子像素与该第一栅极线电性连接,且另一部分的这些子像素与
该第二栅极线电性连接;以及
多条数据线,各该数据线包括一主干部、一分支部以及一连接部,
其中:
这些数据线的这些主干部沿该第二方向依序排列并与该第一栅极线与该
第二栅极线相交;
这些数据线的这些分支部与这些主干部沿该第二方向交替排列,且各该子
像素设置于任两相邻的该主干部与该分支部之间;以及
各该数据线的该连接部设置于该第一栅极线与该第二栅极线之间并与该
主干部与该分支部电性连接,且各该连接部沿该第二方向贯穿对应的该子像
素。
2.根据权利要求1所述的像素阵列,其特征在于,这些像素行包括一第
一像素行与一第二像素行,这些数据线的这些连接部贯穿该第一像素行的第偶
数个子像素,以及这些数据线的这些连接部贯穿该第二像素行的第奇数个子像
素。
3.根据权利要求1所述的像素阵列,其特征在于,各该子像素包括一主
动开关元件与一像素电极,该主动开关元件包括一栅极、一漏极与一源极,且
该像素电极与对应的该主动开关元件的该漏极电性连接。
4.根据权利要求3所述的像素阵列,其特征在于,各该像素行上的第6n-5
个子像素的该主动开关元件的该栅极、第6n-2个子像素的该主动开关元件的
该栅极与第6n个子像素的该主动开关元件的该栅极与该第一栅极线电性连
接,各该像素行上的第6n-4个子像素的该主动开关元件的该栅极、第6n-3个
子像素的该主动开关元件的该栅极与第6n-1个子像素的该主动开关元件的该
栅极与该第二栅极线电性连接,其中n为大于0的整数。
5.根据权利要求4所述的像素阵列,其特征在于,该分支部与在该第二
方向上与其相邻的两这些子像素的这些主动开关元件的这些源极电性连接。
6.根据权利要求1所述的像素阵列,其特征在于,另包括一保护层、一
绝缘层与一共通电极,设置于该阵列基板上,其中该共通电极设置于该保护层
上,这些像素电极设置于该共通电极上,且该绝缘层设置于该共通电极与这些
像素电极之间。
7.根据权利要求6所述的像素阵列,其特征在于,各该像素行另包括一
共通电极线,设置于该第一栅极线与该第二栅极线之间,该共通电极线与这些
数据线的这些连接部在一垂直投影方向上至少部分重叠,且该共通电极线与该
共通电极电性连接。
8.根据权利要求7所述的像素阵列,其特征在于,该共通电极线设置于
该绝缘层与该共通电极之间。
9.根据权利要求6所述的像素阵列,其特征在于,另包括多条共通电极
线,其中各该共通电极线设置于各该像素行的该第二栅极线与相邻的该像素行
的该第一栅极线之间,且这些共通电极线与该共通电极电性连接。
10.根据权利要求9所述的像素阵列,其特征在于,这些共通电极线设置
于该绝缘层与该共通电极之间。
11.一种显示面板,其特征在于,包括:
如权利要求1所述的该像素阵列;
一对向基板,与该阵列基板相对设置;以及
一显示介质层,设置于该阵列基板与该对向基板之间。

说明书

显示面板及其像素阵列

技术领域

本发明太阳城集团一种显示面板及其像素阵列,尤指一种具有半源极驱动(half
sourcedriver,HSD)架构且数据线的连接部贯穿子像素的显示面板及其像素阵
列。

背景技术

随着液晶显示技术不断的提升,液晶显示面板已广泛地被应用在平面电
视、笔记型电脑、智慧型手机与各类型的消费型电子产品上。现有液晶显示器
的驱动方式是利用源极驱动电路(sourcedriver)与栅极驱动电路(gatedriver)来
驱动像素以显示影像。由于源极驱动电路的成本较栅极驱动电路高,为了降低
源极驱动电路的使用量,衍生出具有半源极驱动(halfsourcedriver,HSD)架构
的显示面板,将源极驱动电路的数据线数目减半,而将栅极驱动电路的栅极线
数目加倍,以减少生产成本。在现有具有半源极驱动架构的显示面板的像素阵
列中,数据线需与对应的像素的主动开关元件(activeswitchingelement)电性连
接,因此影响两相邻像素行的相邻两条栅极线之间的布线空间,进而导致像素
的开口率偏低。

发明内容

本发明的目的之一在于提供一种具有半源极驱动架构且数据线的连接部
贯穿子像素的显示面板及其像素阵列,以增加显示面板的开口率。

为达上述目的,本发明提供一种像素阵列,设置于一阵列基板上。像素阵
列包括多个像素行,各像素行包括一第一栅极线、一第二栅极线、多个子像素
以及多条数据线。第一栅极线与第二栅极线沿一第一方向依序排列。子像素沿
一第二方向设置于第一栅极线与第二栅极线之间,其中一部分的子像素与第一
栅极线电性连接,且另一部分的子像素与第二栅极线电性连接。各数据线包括
一主干部、一分支部以及一连接部。数据线的主干部沿第二方向依序排列并与
第一栅极线与第二栅极线相交。数据线的分支部与主干部沿第二方向交替排
列,且各子像素设置于任两相邻的主干部与分支部之间。各数据线的连接部设
置于第一栅极线与第二栅极线之间并与主干部与分支部电性连接,且各连接部
沿第二方向贯穿对应的子像素。

为达上述目的,本发明另提供一种显示面板,其包括上述像素阵列、对向
基板以及显示介质层。对向基板与阵列基板相对设置,以及显示介质层设置于
阵列基板与对向基板之间。

附图说明

图1绘示了本发明的第一实施例的像素阵列的示意图。

图2绘示了本发明的第一实施例的像素阵列的示意图中沿A-A’线的剖
面示意图。

图3绘示了本发明的第一实施例的一变化实施例的像素阵列的示意图。

图4绘示了本发明的第二实施例的像素阵列的示意图。

图5绘示了本发明的第二实施例的像素阵列的示意图中沿B-B’线的剖面
示意图。

图6绘示了本发明的第三实施例的像素阵列的示意图。

图7绘示了本发明的第三实施例的像素阵列的示意图中沿C-C’线的剖面
示意图。

图8绘示了本发明的一实施例的显示面板的剖面示意图。

其中,附图标记:

100阵列基板102、102A、202、302像素阵列

104像素行106第一栅极线

108第二栅极线110子像素

112数据线D1第一方向

D2第二方向114主干部

116分支部118连接部

132第一像素行134第二像素行

136主动开关元件138像素电极

140栅极142漏极

144源极146栅极绝缘层

148通道层150保护层

152第一保护层154第二保护层

156共通电极158绝缘层

160共通电极线10显示面板

162显示介质层164对向基板

Z垂直投影方向

具体实施方式

为使熟习本发明所属技术领域的一般技艺者能更进一步了解本发明,下文
特列举本发明的较佳实施例,并配合所附图式,详细说明本发明的构成内容及
所欲达成的功效。

请一并参考图1与图2,图1绘示了本发明的第一实施例的像素阵列的示
意图,图2绘示了本发明的第一实施例的像素阵列的剖面示意图,且图2是对
应图1的显示面板的像素阵列的示意图中A-A’线的剖面示意图。如图1与图
2所示,本实施例的像素阵列102设置于阵列基板100上,像素阵列102包括
多个像素行104,且各像素行104包括第一栅极线106、第二栅极线108、多
个子像素110以及多条数据线112。第一栅极线106与第二栅极线108沿第一
方向D1依序排列。子像素110沿第二方向D2设置于第一栅极线106与第二
栅极线108之间,其中一部分的子像素110与第一栅极线106电性连接,且另
一部分的子像素110与第二栅极线108电性连接。在本实施例中,第一方向
D1例如为图1的纵向方向,第二方向D2为图1的横向方向,但不以此为限。

各数据线112包括主干部114、分支部116以及连接部118。数据线112
的主干部114沿第二方向D2依序排列并与第一栅极线106与第二栅极线108
相交。详细而言,数据线112的主干部114在垂直投影方向Z上与第一栅极线
106与第二栅极线108部分重叠。数据线112的分支部116与主干部114沿第
二方向D2交替排列,且各子像素110设置于任两相邻的主干部114与分支部
116之间。各数据线112的连接部118设置于第一栅极线106与第二栅极线108
之间并与主干部114与分支部116电性连接,且各连接部118沿第二方向D2
贯穿对应的子像素110,藉此各数据线112的主干部114、分支部116以及连
接部118可组合成”H”字型结构,但不以此为限。在本实施例中,各像素行
104中的第一栅极线106、第二栅极线108与数据线112的连接部118可以是
互相平行的,且各像素行104中数据线112的主干部114与分支部116可以是
互相平行的,但不以此为限。另外,各像素行104的数据线112的分支部116
是设置于与其对应的像素行104中的第一栅极线106与第二栅极线108之间。
本实施例的像素阵列102选用具有半源极驱动架构的像素阵列,因此部分子像
素共用同一条数据线而可将数据线的数量减半。此外,在本实施例的像素阵列
102中,数据线112的连接部118贯穿子像素110并与分支部116以及主干部
114电性连接。藉此,本实施例的像素阵列102中数据线112的分支电极116
不需占用相邻两像素行104的相邻第一栅极线106与第二栅极线108之间的布
线空间即可与两相邻子像素110的主动开关元件136电性连接,进而可有效缩
短相邻两像素行104的相邻第一栅极线106与第二栅极线108之间的布线空
间,以提升显示面板的开口率。值得一提的是,在像素阵列102中子像素110
中间的区域是显示面板中液晶效率较差的区域,因此本实施例的数据线112
的连接部118可遮住液晶效率较差的区域,进而提升显示面板的液晶效率。

此外,在本实施例的像素阵列102中,各数据线112的主干部114与各数
据线112的分支部116为ㄑ字型的电极,但不以此为限。在其他变化实施例中,
各数据线112的主干部114与分支部116可为沿相同方向(例如第一方向D1)
延伸的直线型的电极。另值得一提的是,在本实施例中像素行104可包括第一
像素行132与第二像素行134,其中第一像素行132的数据线112的连接部118
贯穿第一像素行132的第偶数个子像素110,以及第二像素行134的数据线112
的连接部118贯穿第二像素行134的第奇数个子像素110,但不以此为限。在
其他变化实施例中,第一像素行132的数据线112的连接部118亦可贯穿第一
像素行132的第奇数个子像素110,以及第二像素行134的数据线112的连接
部118贯穿第二像素行134的第偶数个子像素110。

在本实施例中,各子像素110包括主动开关元件136与像素电极138,主
动开关元件136包括栅极140、漏极142与源极144,且像素电极138与对应
的主动开关元件136的漏极142电性连接。此外,数据线112的分支部116
与在第二方向D2上与其相邻的两子像素110的主动开关元件136的源极144
电性连接。举例而言,各数据线112的分支部116的一端可与相邻的两子像素
110的其中一者的主动开关元件136的源极144电性连接,而各数据线112的
分支部116的另一端可与相邻的两子像素110的其中另一者的主动开关元件
136的源极144电性连接,但不以此为限。详细而言,各像素行104上的第6n-5
个子像素110的主动开关元件136的栅极140、第6n-2个子像素110的主动开
关元件136的栅极140与第6n个子像素110的主动开关元件136的栅极140
与第一栅极线106电性连接,各像素行104上的第6n-4个子像素110的主动
开关元件136的栅极140、第6n-3个子像素110的主动开关元件136的栅极
140与第6n-1个子像素110的主动开关元件136的栅极140与第二栅极线108
电性连接,其中n为大于0的整数,但不以此为限。此外,子像素110可包括
用以提供不同颜色的子像素,并藉由子像素110所提供不同颜色的光进行混色
以达到全彩显示的效果。子像素110例如可包括红色子像素、绿色子像素与蓝
色子像素,且红色子像素、绿色子像素与蓝色子像素可为条状(stripe)方式排列,
但不以此为限。举例而言,各像素行104的第6n-5个与第6n-2个子像素110
可以为蓝色子像素、第6n-4个与第6n-1个子像素110可以为红色子像素以及
第6n-3个与第6n个子像素110可以为绿色子像素,藉此子像素110所提供不
同颜色的光可进行混色以达到全彩显示的效果,但不以此为限。在其他变化实
施例中,各像素行104的第6n-5个与第6n-2个子像素110可以为红色子像素、
第6n-4个与第6n-1个子像素110可以为绿色子像素以及第6n-3个与第6n个
子像素110可以为蓝色子像素。另值得一提的是,本实施例的像素阵列102
可以行反转(columninversion)的方式驱动,但不以此为限。

请继续参考图2,在本实施例中主动开关元件136可为薄膜晶体管,例如
非晶硅薄膜晶体管、氧化物半导体薄膜晶体管或其它材料的薄膜晶体管,且薄
膜晶体管可选用顶栅极型薄膜晶体管、底栅极型薄膜晶体管或其它型式薄膜晶
体管。本实施例使用底栅极型的非晶硅薄膜晶体管作为主动开关元件136,其
包括栅极140、漏极142、源极144、栅极绝缘层146、通道层148与保护层
150。栅极140设置于阵列基板100上并与第一栅极线106或第二栅极线108
电性连接。栅极绝缘层146设置于栅极140与阵列基板100上。通道层148
可例如为非晶硅通道层设置于栅极绝缘层146上且于垂直投影方向Z上与栅极
140重叠。通道层148的材料不以非晶硅为限,而可为其它适合的半导体,例
如其它半导体层(例如多晶硅、微晶硅),氧化物半导体层例如氧化铟镓锌(IGZO)
或其它适合的半导体材料。漏极142与源极144设置于通道层148与栅极绝缘
层146上,且源极144与数据线112电性连接。保护层150设置于漏极142、
源极144、通道层148以及栅极绝缘层146上,其中保护层150可为单层或双
层结构。在本实施例中,保护层150可为双层结构,例如可为第一保护层152
与第二保护层154依序堆叠,其中第一保护层152的材料可包括无机绝缘材料
例如氧化硅、氮化硅或氮氧化硅,但不以此为限,且第二保护层154的材料可
包括有机绝缘材料例如压克力或环氧树脂,但不以此为限。第二保护层154
可设置于第一保护层152上,且第二保护层154的厚度较佳可大于第一保护层
152的厚度,且第二保护层154的厚度较佳约为2微米(μm),但不以此为限。
此外,本实施例的像素阵列102另包括共通电极156、绝缘层158与像素电极
138。共通电极156设置于保护层150上,像素电极138设置于共通电极156
上,且绝缘层158设置于共通电极156与像素电极138之间,但不以此为限。
本实施例的像素阵列102具有厚度约2微米的保护层150,可有效降低数据线
112与像素电极138之间的寄生电容,使像素电极138可在垂直投影方向Z上
与数据线112重叠而不会受到寄生电容的影响,因此可有效提升显示面板102
的开口率。在本实施例中,第一栅极线106、第二栅极线108以及栅极140可
由同一层图案化金属层所构成(例如第一金属层),但不以此为限。数据线112、
源极144以及漏极142可由同一层图案化金属层所构成(例如第二金属层),但
不以此为限。像素电极138可为透明电极,例如氧化铟锡电极,但不以此为限。

本发明的像素阵列并不以上述实施例为限。下文将依序介绍本发明的其它
较佳实施例的像素阵列,且为了便于比较各实施例的相异处并简化说明,在下
文的各实施例中使用相同的符号标注相同的元件,且主要针对各实施例的相异
处进行说明,而不再对重复部分进行赘述。

请参考图3,其绘示了本发明的第一实施例的一变化实施例的像素阵列的
示意图。如图3所示,不同于第一实施例,在本变化实施例的像素阵列102A
中,各像素行104上的第6n-5个子像素110的主动开关元件136的栅极140、
第6n-3个子像素110的主动开关元件136的栅极140与第6n个子像素110的
主动开关元件136的栅极140与第一栅极线106电性连接,各像素行104上的
第6n-4个子像素110的主动开关元件136的栅极140、第6n-2个子像素110
的主动开关元件136的栅极140与第6n-1个子像素110的主动开关元件136
的栅极140与第二栅极线108电性连接,其中n为大于0的整数,但不以此为
限。本变化实施例的像素阵列102A的其余特征可与前述实施例相同,并可参
考图1与图2,在此不再赘述。

请参考图4与图5,图4绘示了本发明的第二实施例的像素阵列的示意图,
图5绘示了本发明的第二实施例的像素阵列的剖面示意图,且图5是对应图4
的像素阵列的示意图中B-B’线的剖面示意图。本实施例与第一实施例不同的
地方在于,各像素行104另包括共通电极线160,其中共通电极线160设置于
第一栅极线106与第二栅极线108之间,共通电极线160与数据线112的连接
部118在垂直投影方向Z上至少部分重叠,且共通电极线160与共通电极156
电性连接。如图5所示,本实施例中的共通电极线160可设置于共通电极156
与绝缘层158之间,但不以此为限。换言之,本实施例中的共通电极线160
以不同于数据线112、第一栅极线106以及第二栅极线108的图案化金属层所
形成(例如第三金属层),但不以此为限。在其他变化实施例中,共通电极线160
也可与第一栅极线106以及第二栅极线108于同一图案化金属层所形成(例如
第一金属层)。此外,本实施例的共通电极线160在垂直投影方向Z上与数据
线112的主干部114、分支部116及连接部118至少部分重叠。由于共通电极
线160与数据线112的连接部118于垂直投影方向Z上重叠的设计,除了不影
响原本第一栅极线106与第二栅极线108之间的布线空间,亦可有效地提升显
示面板的开口率。本实施例的像素阵列202的其余特征可与第一实施例或第一
变化实施例相同,并可参考图1至图3,在此不再赘述。

请参考图6与图7,图6绘示了本发明的第三实施例的像素阵列的示意图,
图7绘示了本发明的第三实施例的像素阵列的剖面示意图,且图7是对应图6
的显示面板的像素阵列的示意图中C-C’线的剖面示意图。本实施例与第一实
施例不同的地方在于,像素阵列302另包括多条共通电极线160,其中各共通
电极线160设置于各像素行104的第二栅极线108与相邻的像素行104的第一
栅极线106之间,并以平行第一栅极线106或第二栅极线108的方向延伸。此
外,共通电极线160与共通电极156电性连接。如图7所示,本实施例中的共
通电极线160可设置于共通电极156与绝缘层158之间,但不以此为限。换言
之,本实施例中的共通电极线160以不同于数据线112、第一栅极线106以及
第二栅极线108的图案化金属层所形成(例如第三金属层),但不以此为限。在
其他变化实施例中,共通电极线160也可与数据线112于同一图案化金属层所
形成(例如第二金属层)。本实施例的像素阵列302的其余特征可与第一实施例
或第一变化实施例相同,并可参考图1至图3,在此不再赘述。

请参考图8,其绘示了本发明的一实施例的显示面板的剖面示意图。如图
8所示,本实施例的显示面板10包括阵列基板100、像素阵列102、显示介质
层162以及对向基板164。对向基板164与阵列基板100相对设置,像素阵列
102设置于阵列基板100上,且显示介质层162设置于阵列基板100与对向基
板164之间。本实施例的像素阵列102可为前述任一实施例所揭示的像素阵列。
阵列基板100与对向基板164可包括玻璃基板、塑胶基板或其他适合的硬式或
可挠式基版,其中阵列基板100可另包括被动元件(例如电容、电阻等)、配向
层或驱动控制电路设置于显示介质层162与阵列基板100之间,对向基板164
可包括彩色滤光片或黑色矩阵设置于显示介质层162与对向基板164之间,但
不以此为限。此外,显示介质层162可例如为液晶层、电泳层(electrophoresis)
或有机发光二极管(OLED)元件,但不以此为限。在本实施例中,显示面板10
为边缘电场切换型(FringeFieldSwitching)液晶显示面板,但本发明不限于此。
在其他变化实施例中,显示面板亦可为平面内切换型(In-PlaneSwitching)液晶
显示面板、扭转向列型(TwistedNematic)液晶显示面板、垂直向列型(Vertical
Alignment)液晶显示面板或光电补偿型(electricalopticalcompensation)液晶显
示面板。

综上所述,在本发明的显示面板及其像素阵列中,数据线具有主干部、连
接部与分支部,其中连接部贯穿对应的子像素并与主干部以及分支部电性连
接,且数据线通过分支部与对应的像素电性连接,可以避免现有具有半源极驱
动架构的像素阵列中,数据线的分支电极为了与对应的子像素的主动开关元件
电性连接而占用两相邻像素行的相邻两条栅极线之间的布线空间。因此,本发
明的显示面板及其像素阵列可有效地缩减两相邻像素行的相邻两条栅极线之
间的布线空间,进而有效地提升显示面板的开口率。再者,在本发明的显示面
板及其像素阵列中,数据线的连接部亦可有效地挡住液晶效率较差的区域,以
提升显示面板的液晶效率。

以上所述仅为本发明的较佳实施例,凡依本发明申请专利范围所做的均等
变化与修饰,皆应属本发明的涵盖范围。

关 键 词:
显示 面板 及其 像素 阵列
  专利查询网所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
太阳城集团本文
本文标题:显示面板及其像素阵列.pdf
链接地址:http://zh228.com/p-6401442.html
太阳城集团我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服客服 - 联系我们

copyright@ 2017-2018 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备17046363号-1 
 


收起
展开
葡京赌场|welcome document.write ('');